

# CURSO DE CIÊNCIA DA COMPUTAÇÃO CE3512 - LABORATÓRIO DE SISTEMAS DIGITAIS PROJETO 1 - 1° SEMESTRE DE 2020

### Roteiro do Projeto 1: Apresentação da Data de Nascimento

### 1. Introdução

O objetivo do projeto 1 do Laboratório de Sistemas Digitais é desenvolver um sistema digital combinacional que a partir do acionamento de três chaves apresenta a data de nascimento do aluno em um display hexadecimal.

Esse laboratório também objetiva exercitar a metodologia de desenvolvimento de projetos de engenharia apoiada em computador (CAE). Esse processo envolve a compreensão do problema, seu planejamento, desenvolvimento da solução lógica, integração dos subsistemas, implementação no ambiente computacional, simulação, testes, depuração do projeto, implementação física e registro dos resultados.

### 2. Planejamento do Projeto

O processo de elaboração do projeto consiste de três etapas básicas:

### Projeto Lógico (preparatório ao laboratório - extra aula):

➤ Desenvolvimento do projeto lógico do sistema digital (tabelas verdade, mapas de Karnaugh e expressões lógicas simplificadas), considerando duas formas de implementação: com portas lógicas padrão e com multiplexadores comercialmente disponíveis (74151).

### Aula 5 (CGI):

- Elaboração do diagrama esquemático da lógica principal do projeto (decodificador do aluno) utilizando os recursos de edição gráfica (*Block Diagram*) na ferramenta Quartus II;
- > O projeto lógico deve ser elaborado utilizando duas formas de implementação: com portas lógicas e com multiplexadores;
- Apresentação individual do diagrama esquemático do projeto do decodificador ao professor (1 ponto);

#### Aula 6 (CGI):

- Simulação funcional do decodificador do aluno na ferramenta Quartus II;
- ➤ <u>Apresentação individual</u> da simulação funcional ao professor para comprovar o correto funcionamento do decodificador, utilizando as duas formas de implementação (1 ponto);
- Incorporação dos outros módulos que complementam o projeto lógico.

### Aula 7 (CLE):

- > Atribuição de pinos e preparação para configuração do dispositivo lógico programável (FPGA);
- ➤ <u>Apresentação individual</u> do projeto completo e teste projeto na placa **DE2-70** para avaliação da implementação pelo professor (1 ponto);
- Entrega do relatório do projeto (conforme instruções no final do roteiro) (1 ponto).

Nas aulas de apresentação o aluno deverá estar preparado para responder (entre outras) às seguintes questões:

- ✓ Demonstrar que a lógica de controle desenvolvida opera de acordo com a especificação;
- ✓ Descrever e exemplificar o funcionamento da lógica de controle (casos de teste considerados);
- ✓ Descrever a função dos componentes utilizados;
- ✓ Descrever as atividades de integração realizadas para a obtenção do projeto;
- ✓ Justificar comportamentos inesperados do circuito implementado;
- ✓ Modificar as formas de onda simuladas para representar situações específicas (casos de teste);



### CURSO DE CIÊNCIA DA COMPUTAÇÃO CE3512 - LABORATÓRIO DE SISTEMAS DIGITAIS

PROJETO 1 - 1° SEMESTRE DE 2020

### 3. Descrição Funcional do Projeto

Deseja-se implementar um sistema que, a partir do acionamento de três chaves (S2, S1, S0), apresente a data de nascimento do aluno em dois displays hexadecimais conforme a **Tabela 1**.

Os displays hexadecimais são do tipo 7-Segmentos com ligação em anodo comum. Esse tipo de display pode ser acionado por um decodificador comercialmente disponível (74247). A tabela funcional do decodificador 74247 é fornecida no final deste roteiro.

Devem ser utilizadas **duas formas de implementação** da lógica do **Decodificador\_do\_Aluno**: para o Display **HEX0** devem ser utilizadas portas lógicas padrão (AND, OR, NOT); para o Display **HEX1** devem ser utilizados multiplexadores (**74151**). A tabela funcional de um multiplexador **7151** é fornecida no final deste roteiro.

Observe que a tabela funcional desejada para cada display será ligeiramente diferente. Para o Display **HEX0** a primeira e a última combinações de chaves **não serão utilizadas** (podendo ser apresentado qualquer valor no display). Para o Display **HEX1** deseja-se que na primeira e na última combinações das chaves o display fique apagado (condição 1111 nas entradas DCBA do decodificador **74247**).

Tabela 1: Valor numérico que cada display deve apresentar conforme a data de nascimento do aluno

| S2 | S1 | S0 | DISPLAY HEX1                   | DISPLAY HEXO                   |
|----|----|----|--------------------------------|--------------------------------|
| 0  | 0  | 0  | Apagado                        | Combinação não utilizada       |
| 0  | 0  | 1  | D1 – 1° Dígito do dia          | D1 – 1° Dígito do dia          |
| 0  | 1  | 0  | D2 – 2° Dígito do dia          | D2 – 2° Dígito do dia          |
| 0  | 1  | 1  | M1 – 1° Dígito do mês          | $M1-1^{\circ}$ Dígito do mês   |
| 1  | 0  | 0  | $M2 - 2^{\circ}$ Dígito do mês | $M2 - 2^{\circ}$ Dígito do mês |
| 1  | 0  | 1  | A1 – 1° Dígito do ano          | A1 – 1° Dígito do ano          |
| 1  | 1  | 0  | A2 – 2° Dígito do ano          | A2 – 2° Dígito do ano          |
| 1  | 1  | 1  | Apagado                        | Combinação não utilizada       |

Por exemplo: caso o aluno que tenha nascido em 12/05/95, seu projeto deve ter a seguinte tabela verdade:

| S2 | S1 | S0 | DISPLAY<br>HEX1 | DISPLAY<br>HEX0 |
|----|----|----|-----------------|-----------------|
| 0  | 0  | 0  |                 | X               |
| 0  | 0  | 1  | 1               | 1               |
| 0  | 1  | 0  | 2               | 2               |
| 0  | 1  | 1  | 0               | 0               |
| 1  | 0  | 0  | 5               | 5               |
| 1  | 0  | 1  | 9               | 9               |
| 1  | 1  | 0  | 5               | 5               |
| 1  | 1  | 1  |                 | X               |



### CURSO DE CIÊNCIA DA COMPUTAÇÃO CE3512 - LABORATÓRIO DE SISTEMAS DIGITAIS

PROJETO 1 - 1° SEMESTRE DE 2020

A **Figura 1** mostra o diagrama de blocos do sistema digital para a indicação da data de nascimento do aluno.



Figura 1: Diagrama de blocos global do sistema de apresentação da data de nascimento

### 4. Requisitos de Implementação de Projeto

O sistema de controle digital deve ser totalmente implementado utilizando a FPGA (**EP2C70F896C6**) existente na placa de desenvolvimento **DE2-70**.

Cada aluno deve desenvolver <u>individualmente o projeto lógico</u> para representar o sistema de controle de apresentação da sua data de nascimento.

Os requisitos específicos desse sistema digital são os seguintes:

- ➤ Conforme a **Figura 1** o projeto é constituído por quatro decodificadores: dois que devem ser projetados pelo aluno (**Decodificador\_do\_Aluno\_0 e Decodificador\_do\_Aluno\_1**) e outros dois que serão utilizados componentes comerciais para executar a conversão BCD- 7 Segmentos (neste caso o **74247** é apropriado para o display da placa **DE2-70**).
- ➤ O **Decodificador\_do\_Aluno\_0** deve ser projetado utilizando portas lógicas padrão (AND, OR, NOT);
- ➤ O **Decodificador\_do\_Aluno\_1** deve ser projetado utilizando multiplexadores 8x1, neste caso o Quartus possui o modelo **74151**. A tabela funcional do multiplexador **7151** é fornecida no final deste roteiro.



# CURSO DE CIÊNCIA DA COMPUTAÇÃO CE3512 - LABORATÓRIO DE SISTEMAS DIGITAIS PROJETO 1 - 1° SEMESTRE DE 2020

- ➢ O Decodificador\_do\_Aluno\_0 deve fornecer como saída um código (D C B A) que deve ser apresentado nos LED's: L3, L2, L1, L0 da placa DE2-70. Esse código deve ser tal que o display hexadecimal HEX0 da placa DE2-70 apresente o número desejado conforme a Tabela 1.
- ➤ O Decodificador\_do\_Aluno\_1 deve fornecer como saída um código (D1 C1 B1 A1) que deve apresentar no display hexadecimal HEX1 da placa DE2-70 os números desejados e permanecer apagado quando o código de entrada for inválido, conforme a Tabela 1.
- ➤ Os sinais de entrada (S2, S1 e S0) devem ser conectados às chaves deslizantes SW2, SW1 e SW0 da placa DE2-70, como mostrado na Figura 2.



Figura 2: Interfaces do sistema de apresentação da data de nascimento na placa DE2-70

### 5. Apresentação do Projeto Lógico (Aula 5 no CGI)

Na Aula 5 (no CGI) o aluno deve apresentar o projeto lógico do sistema, incluindo os decodificadores Decodificador\_do\_Aluno\_0 e Decodificador\_do\_Aluno\_1 implementados técnicas de projeto diferentes (portas lógicas padrão e multiplexadores). O circuito completo do sistema deve ser implementado no ambiente da ferramenta Quartus II, conforme os procedimentos do arquivo: Aula\_04\_Tutorial\_Projeto\_Quartus.

### 6. Apresentação da Simulação (Aula 6 no CGI)

A apresentação das formas de onda da simulação do Projeto 1 no QUARTUS II (**Aula 6 no CGI**) **pode restringir-se** à simulação funcional dos circuitos: **Decodificador\_do\_Aluno\_0 e Decodificador\_doAluno\_1** (**circuitos com contorno em vermelho** na **Figura 1**), portanto não precisam ser incluídos os outros elementos do projeto (os decodificadores **74247** e respectivos pinos).

A simulação da lógica do **Decodificador\_do\_Aluno\_0** e **Decodificador\_do\_Aluno\_1** deve ser realizada **no modo funcional**, utilizando o editor de vetor de formas de onda. Nessa simulação devem ser apresentadas todas as combinações dos sinais de entrada do sistema <u>demonstrando sua correta operação</u>.



## CURSO DE CIÊNCIA DA COMPUTAÇÃO CE3512 — LABORATÓRIO DE SISTEMAS DIGITAIS

PROJETO 1 - 1° SEMESTRE DE 2020

### 7. Conclusão do Projeto (Aula 7 no CLE)

Na **Aula 7** (no **CLE**) o aluno deve incluir todos os componentes (decodificadores **74247** e respectivos pinos), assim como a atribuição da numeração dos pinos do FPGA para cada sinal de entrada e saída do projeto de apresentação da data de nascimento, conforme apresentado na **Tabela 2**.

Tabela 2: Numeração dos pinos para os sinais de entrada e saída (EP2C70F896C6)

| SINAL      | PINO | DISPLAY<br>HEX0 | PINO | DISPLAY<br>HEX1 | PINO        | LED         | PINO |
|------------|------|-----------------|------|-----------------|-------------|-------------|------|
| SW[2] - S2 | AB25 | HEX0 - Seg_g    | AD12 | HEX1 – Seg_g    | AD17        | LEDR[3] – D | AJ4  |
| SW[1] – S1 | AB26 | HEX0 - Seg_f    | AD11 | HEX1 - Seg_f    | AF17        | LEDR[2] – C | AJ5  |
| SW[0] - S0 | AA23 | HEX0 - Seg_e    | AF10 | HEX1 – Seg_e    | <b>AE17</b> | LEDR[1] – B | AK5  |
|            |      | HEX0 - Seg_d    | AD10 | HEX1 – Seg_d    | AG16        | LEDR[0] – A | AJ6  |
|            |      | HEX0 - Seg_c    | AH9  | HEX1 – Seg_c    | AF16        |             |      |
|            |      | HEX0 - Seg_b    | AF9  | HEX1 – Seg_b    | AE16        |             |      |
|            |      | HEX0 - Seg_a    | AE8  | HEX1 – Seg_a    | AG13        |             |      |

Os procedimentos para a execução da atribuição de pinos do FPGA EP2C70F896C6 a um projeto estão apresentados no arquivo: Aula\_06\_Tutorial\_Pinagem\_e\_Configuração\_Quartus.

Os demais pinos disponíveis para chaves e LED's da placa DE2-70 estão disponíveis no arquivo: **Associação de Pinos do FPGA da Placa DE2-70** (disponível nas referências de laboratório no Moodle).

<u>Atenção</u>: Não deixe conectores de saída (OUTPUT) **sem atribuição de pino**. O QUARTUS associa automaticamente todos os conectores de saída a algum pino de I/O, **podendo ocorrer conflito** de um pino escolhido pela ferramenta com um sinal já utilizado na placa DE2-70.

O aluno pode utilizar a **Sala de Projetos (sala D3-07 ou D3-09)** para testar seu projeto antes da aula de apresentação (a chave da sala e a placa DE2-70 podem ser solicitadas no almoxarifado do **CLE**).



# CURSO DE CIÊNCIA DA COMPUTAÇÃO CE3512 - LABORATÓRIO DE SISTEMAS DIGITAIS PROJETO 1 - 1° SEMESTRE DE 2020

### 8. Critérios de elaboração do relatório e avaliação do projeto:

- ➤ O projeto deve ser desenvolvido **individualmente**. Projetos copiados, **total ou parcialmente**, **não** serão considerados válidos, sendo atribuído zero para todos os projetos copiados;
- As avaliações das <u>apresentações e os relatórios serão individuais</u>, sendo que cada aluno deve <u>demonstrar o perfeito conhecimento de todas</u> as etapas do projeto e teste;
- > O relatório deve ser entregue após a aula 6 (arquivo em PDF enviado pelo MOODLE) e deve conter a documentação detalhada do projeto, permitindo que o mesmo seja entendido e executado por um outro projetista. O relatório deve apresentar, no mínimo, os seguintes itens:
- 1. Capa com o nome, número do aluno e turma;

### 2. Parte 1: Descrição do Problema:

A introdução deve apresentar um resumo dos objetivos do projeto com a especificação das características particulares da implementação realizada pelo aluno (tabela verdade preenchida com a data de nascimento).

### 3. Parte 2: Descrição da Realização do Projeto:

Devem ser descritos os vários elementos que compõem o projeto. Devem ser apresentados **em detalhe no mínimo** os seguintes elementos:

- <u>Tabela Verdade</u>: com as <u>condições das saídas</u> D C B A e D1 C1 B1 A1 necessárias para a apresentação os números do aluno;
- Mapas de Karnaugh: com as expressões resultantes da lógica de decodificação para os números do aluno;
- <u>Diagrama Esquemático-Lógico</u> completo do projeto do sistema, mostrando a interligação entre todos os elementos do projeto (portas lógicas, multiplexadores) e os pinos dos sinais de entrada e saída (gerada com "*Print Screen*" do editor de blocos do Quartus II arquivo.bdf);
- Formas de onda da simulação funcional apresentadas na Aula 6 de projeto (geradas com "Print Screen" do simulador do Quartus II arquivo.vwf);
- Formas de onda da simulação timing apresentadas na Aula 6 de projeto (geradas com "Print Screen" do simulador do Quartus II arquivo.vwf).

#### 4. Conclusão:

Na conclusão do relatório podem ser comentados: os objetivos do Projeto 1; as dificuldades encontradas e como foram superadas; o que o aluno faria de diferente se tivesse que executar esse projeto novamente.

<u>ATENÇÃO</u>: O *upload* de arquivos no Moodle é de <u>inteira responsabilidade do aluno</u>, que <u>deve verificar</u> se os arquivos foram efetivamente postados após o *upload*. <u>Não serão aceitos</u> arquivos postados **fora do horário** especificado para *upload* da atividade.



## CURSO DE CIÊNCIA DA COMPUTAÇÃO CE3512 — LABORATÓRIO DE SISTEMAS DIGITAIS

Projeto 1 - 1° Semestre de 2020

### 9. Especificação funcional do decodificador 74247:





### **FUNCTION TABLE**

| DECIMAL<br>OR | INPUTS |     |   |   |   | BI/RBO <sup>†</sup> | OUTPUTS |     |     |     |     |     |     |     |
|---------------|--------|-----|---|---|---|---------------------|---------|-----|-----|-----|-----|-----|-----|-----|
| FUNCTION      | Ľ      | RBI | D | С | В | Α                   | Вілкво. | OA  | OB  | OC  | OD  | OE  | OF  | OG  |
| 0             | Н      | Н   | L | L | L | L                   | Н       | ON  | ON  | ON  | ON  | ON  | ON  | OFF |
| 1             | Н      | Χ   | L | L | L | Н                   | Н       | OFF | ON  | ON  | OFF | OFF | OFF | OFF |
| 2             | Н      | Χ   | L | L | Н | L                   | Н       | ON  | ON  | OFF | ON  | ON  | OFF | ON  |
| 3             | Н      | Χ   | L | L | Н | Н                   | Н       | ON  | ON  | ON  | ON  | OFF | OFF | ON  |
| 4             | Н      | Χ   | L | Н | L | L                   | Н       | OFF | ON  | ON  | OFF | OFF | ON  | ON  |
| 5             | Н      | Χ   | L | Н | L | Н                   | Н       | ON  | OFF | ON  | ON  | OFF | ON  | ON  |
| 6             | Н      | Χ   | L | Н | Н | L                   | Н       | ON  | OFF | ON  | ON  | ON  | ON  | ON  |
| 7             | Н      | Χ   | L | Н | Н | Н                   | Н       | ON  | ON  | ON  | OFF | OFF | OFF | OFF |
| 8             | Н      | Χ   | Н | L | L | L                   | Н       | ON  |
| 9             | Н      | Χ   | Н | L | L | Н                   | Н       | ON  | ON  | ON  | ON  | OFF | ON  | ON  |
| 10            | Н      | Χ   | Н | L | Н | L                   | Н       | OFF | OFF | OFF | ON  | ON  | OFF | ON  |
| 11            | Η      | Χ   | Ι | L | Н | Н                   | Η       | OFF | OFF | ON  | ON  | OFF | OFF | ON  |
| 12            | Н      | Χ   | Н | Н | L | L                   | Н       | OFF | ON  | OFF | OFF | OFF | ON  | ON  |
| 13            | Н      | Χ   | Н | Н | L | Н                   | Н       | ON  | OFF | OFF | ON  | OFF | ON  | ON  |
| 14            | Н      | Χ   | Н | Н | Η | L                   | Н       | OFF | OFF | OFF | ON  | ON  | ON  | ON  |
| 15            | Η      | Χ   | Ι | Н | Н | Н                   | Ι       | OFF |
| BI            | Χ      | Χ   | Χ | Χ | Χ | Χ                   | L       | OFF |
| RBI           | Н      | L   | L | L | L | L                   | L       | OFF |
| LT            | L      | Χ   | Χ | Χ | Χ | Χ                   | Н       | ON  |



### CURSO DE CIÊNCIA DA COMPUTAÇÃO CE3512 - LABORATÓRIO DE SISTEMAS DIGITAIS

PROJETO 1 - 1° SEMESTRE DE 2020

### 10. Especificação funcional do multiplexador 74151:



### **FUNCTION TABLE**

|   | IN     | OUTPUTS |        |         |    |  |  |
|---|--------|---------|--------|---------|----|--|--|
|   | SELECT | •       | STROBE | 0012015 |    |  |  |
| С | В      | Α       | GN     | Υ       | W  |  |  |
| Х | Х      | Χ       | Н      | L       | Н  |  |  |
| L | L      | L       | L      | D0      | D0 |  |  |
| L | L      | Н       | L      | D1      | D1 |  |  |
| L | Н      | L       | L      | D2      | D2 |  |  |
| L | Н      | Н       | L      | D3      | D3 |  |  |
| Н | L      | L       | L      | D4      | D4 |  |  |
| Н | L      | Н       | L      | D5      | D5 |  |  |
| Н | Н      | L       | L      | D6      | D6 |  |  |
| Н | Н      | Н       | L      | D7      | D7 |  |  |

H = high level, L = low level, X = irrelevant

D0, D1, . . . D7 = the level of the respective D input